この規格 プレビューページの目次
※一部、英文及び仏文を自動翻訳した日本語訳を使用しています。
3 用語、定義、記号、略語
この文書の目的上、次の用語と定義が適用されます。
ISO と IEC は、標準化に使用する用語データベースを次のアドレスで維持しています。
3.1 用語と定義
3.1.1
BR_9_6K
公称ビット レート 9 615 ビット/秒で動作する DC-LIN EPL
3.1.2
BR_10K
公称ビット レート 10 417 ビット/秒で動作する DC-LIN EPL
3.1.3
BR_19_2K
公称ビット レート 19 230 bit/s で動作する DC-LIN EPL
3.1.4
バイトフィールド
1 つのスタート ビット、8 つのデータ ビット、および 1 つのストップ ビットで構成されるバイト
3.1.5
バイトフィールド同期プリアンブル
バイト同期に使用される EPL バイトフィールド変調の開始時の一連の位相シフト
3.1.6
キャリア周波数
データを転送するために変更(変調)される DC-LIN EPL の中心周波数
3.1.7
カップリングコンデンサ
DC-LIN EPL との間の DC 電力線電圧をブロックするコンデンサ
3.1.8
DC-LIN EPL RXモード
DC-LIN EPL がライン出力をディアサートし、ライン入力の信号に従って RXD を制御するモード
3.1.9
DC-LIN EPL TXモード
DC-LIN EPL が TXD に存在する論理状態に従ってライン出力を制御するモード
3.1.10
スタートビット
バイトフィールドの最初のビットの論理ロー (「0」)
3.1.11
ストップビット
バイトフィールドの最後のビットの論理ハイ (「1」)
3.2 記号と略語
| 「0」 | 論理0 |
| 「1」 | 論理1 |
| 交流 | 交流 |
| API | アプリケーションプログラマのインターフェース |
| Bデータビット | DC-LIN EPL 受信側の RXD で通知されるバイト フィールド データ ビット |
| Bデータビットローカル | DC-LIN EPL トランスミッタ側の RXD で信号送信されるバイト フィールド データ ビット |
| Bデル | DC-LIN EPL レシーバ側の RXD でブレークデリミタの信号が送信される |
| B del_local | DC-LIN EPL トランスミッタ側の RXD でブレークデリミタ信号が送信される |
| B err_data_bit_local | DC-LIN EPL トランスミッタ側の RXD で通知されるバイト フィールド エラー データ ビット |
| B fe_stop_bit | DC-LIN EPL 受信側の RXD で通知されるバイト フィールド フレーム エラー ストップ ビット |
| B fe_stop_bit_local | DC-LIN EPL トランスミッタ側の RXD で通知されるバイト フィールド フレーム エラー ストップ ビット |
| B fe_del_local | DC-LIN EPL トランスミッタ側の RXD でブレーク フィールド デリミタ フレーム エラーが通知される |
| B fe_start_bit_local | DC-LIN EPL トランスミッタ側の RXD で通知されるバイト フィールド フレーム エラー開始ビット |
| br | DC-LIN EPL動作ビットレート |
| Bスタートビット | DC-LIN EPL 受信側の RXD で通知されるバイト フィールド開始ビット |
| Bスタートビットローカル | DC-LIN EPL トランスミッタ側の RXD で通知されるバイト フィールド開始ビット |
| Bストップビット | DC-LIN EPL 受信側の RXD で通知されるバイト フィールド ストップ ビット |
| Bストップビットローカル | DC-LIN EPL トランスミッタ側の RXD で通知されるバイト フィールド ストップ ビット |
| CBTX | 連続バイトフィールド送信 |
| 最大CF | IUT 送信信号に実装される搬送周波数の最大数 |
| 直流 | 直流 |
| EPL | 電気物理層 |
| ESD | 静電気放電 |
| fc i | キャリア周波数 |
| FB送信 | 最初のバイトフィールド送信 |
| I | 同相信号成分 |
| IUT | テスト中の実装 |
| ビット/秒 | ビット/秒 |
| リン | ローカル相互接続ネットワーク |
| ラインイン | DC 電力線から EPL への変調キャリア信号入力ピン |
| ラインアウト | EPLからDC電力線への変調キャリア信号出力ピン |
| lt | 下部テスター |
| L 出力レベル | ラインアウトサンプリングモニタリングレベル |
| L out_thr_lev | ラインアウトモニタリングのピークスレッショルドレベル |
| L out_err_cond | ラインアウト監視エラー状態 |
| 最大。 | 最大 |
| 分。 | 最小 |
| P バイト長 | t BITの変調バイトフィールドの公称長さ |
| P データビット長 | 変調されたバイトフィールドのデータビットの公称長さ |
| P データ | データビット変調位相 |
| P dh_1 | データ ビット '1' 1 st 位相シフト |
| P dh_2 | データ ビット '1' nd 位相シフト |
| P dh_3 | データ ビット '1' 3番目の位相シフト |
| P | データ ビット '0' 1 st 位相シフト |
| P | データ ビット '0' nd 位相シフト |
| P | データ ビット '0' 3番目の位相シフト |
| P ref_consec | 連続バイト送信の基準位相 |
| P リファレンスファースト | 最初のバイト送信の基準位相 |
| P 同期_p | 同期プリアンブル変調位相 |
| P sp_1 | 同期プリアンブルの第 1 st シフト |
| P sp_2 | 同期プリアンブルnd の位相シフト |
| P sp_3 | 同期プリアンブル3番目の位相シフト |
| P sp_4 | 同期プリアンブルth の位相シフト |
| P sp_5 | 同期プリアンブルth の位相シフト |
| P sp_6 | 同期プリアンブルth の位相シフト |
| P sp_7 | 同期プリアンブルth 番目の位相シフト |
| P sp_8 | 同期プリアンブルth の位相シフト |
| P sp_9 | 同期プリアンブルth の位相シフト |
| P sp_10 | 同期プリアンブルth の位相シフト |
| P sp_11 | 同期プリアンブルth の位相シフト |
| P sp_12 | 同期プリアンブルth の位相シフト |
| P sp_13 | 同期プリアンブルth の位相シフト |
| P sp_14 | 同期プリアンブルth の位相シフト |
| P sp_15 | 同期プリアンブルth の位相シフト |
| P sp_16 | 同期プリアンブルth の位相シフト |
| P sp_17 | 同期プリアンブルth の位相シフト |
| P sp_18 | 同期プリアンブルth の位相シフト |
| P sync_pre_len | 変調されたバイトフィールド同期プリアンブルの公称長さ |
| Q | 直交信号成分 |
| R rx_mode | DC-LIN EPL RXモード |
| RX err_cond | DC-LIN EPL RX ノードのエラー状態 |
| t ビット | ビットタイム |
| ブレークt | ブレーク フィールド データ ビット「0」の長さ ( t BIT) |
| t l_out_mon_l | ラインアウトモニタリングのアクティブ期間 |
| t l_out_mon_samp | ラインアウトモニタリングのサンプル時間 |
| t l_out_mon_start | ラインアウト監視の開始時刻 |
| t | DC 電力線に送信されたバイト フィールドと、DC 電力線から受信機で再構築されたバイト フィールドの間の遅延 |
| t RX_遅延_ローカル | DC-LIN EPL ノード (ローカル) での TXD の送信バイト フィールドと RXD の受信バイト フィールド間の遅延 |
| t rx_proc_max | RX DC-LIN EPL 側の最大処理時間 |
| t rx_proc_min | RX DC-LIN EPL 側の最小処理時間 |
| t | ラインアウトでのバイトフィールド同期プリアンブル送信の開始時間 |
| Ttx_mode | DC-LIN EPL TXモード |
| t txd_min_assert | タイムアウト イベントなしの最小 TXD アサート ('0') 時間 (T tx_modeの非アクティブ化) |
| t txd_min_recover | タイムアウト イベント後の最小 TXD ディアサート (「1」) 時間 (T tx_mode は非アクティブ化されたまま) |
| 論理的に反転された TXD (つまり、「0」が「1」になる、またはその逆) | |
| タイプ。 | 典型的な |
| ユタ州 | 上部テスター |
| Vpp | ピークツーピークボルト |
| V PWL_max | DC 電力線の最大定格 |
| φ | キャリア位相 |
| Δfc i | キャリア周波数分解能 |
| ° | 程度 |
参考文献
| 1 | ISO 7498-1, 情報処理システム — オープンシステム相互接続 — 基本参照モデル |
| 2 | ISO/IEC 10731, 情報技術 - オープン システム相互接続 - 基本参照モデル - OSI サービスの定義に関する規則 |
| 3 | ISO 17987-2:2016, 道路車両 — ローカル相互接続ネットワーク (LIN) — Part 2: トランスポート プロトコルおよびネットワーク層サービス |
| 4 | ISO 17987-3, 道路車両 — ローカル相互接続ネットワーク (LIN) — Part 3: プロトコル仕様 |
| 5 | ISO/TR 17987-5, 道路車両 — ローカル相互接続ネットワーク (LIN) — Part 5:アプリケーション プログラマー インターフェイス (API) |
| 6 | ISO/IEC 10731, 情報技術 - オープン システム相互接続 - 基本参照モデル - OSI サービスの定義に関する規則 |
3 Terms, definitions, symbols, and abbreviated terms
For the purposes of this document, the following terms and definitions apply.
ISO and IEC maintain terminological databases for use in standardization at the following addresses:
3.1 Terms and definitions
3.1.1
BR_9_6K
DC-LIN EPL operating at nominal bit rate of 9 615 bit/s
3.1.2
BR_10K
DC-LIN EPL operating at nominal bit rate of 10 417 bit/s
3.1.3
BR_19_2K
DC-LIN EPL operating at nominal bit rate of 19 230 bit/s
3.1.4
byte field
byte that consists of one start bit, eight data bits, and one stop bit
3.1.5
byte field sync preamble
sequence of phase shifts at the beginning of EPL byte field modulation used for byte synchronization
3.1.6
carrier frequency
DC-LIN EPL center frequency that is altered (modulated) to transfer data
3.1.7
coupling capacitor
capacitor for blocking the DC powerline voltage to/from a DC-LIN EPL
3.1.8
DC-LIN EPL RX mode
mode that DC-LIN EPL de-asserts line-out and controls RXD according to signal at line-in
3.1.9
DC-LIN EPL TX mode
mode that DC-LIN EPL controls line-out according to logic state present at TXD
3.1.10
start bit
logic low (‘0’) of the first bit of a byte field
3.1.11
stop bit
logic high (‘1’) of the last bit of a byte field
3.2 Symbols and abbreviated terms
| '0' | logical 0 |
| '1' | logical 1 |
| AC | alternate current |
| API | application programmers interface |
| Bdata_bit | byte field data bit signalled on RXD at DC-LIN EPL receiver side |
| Bdata_bit_local | byte field data bit signalled on RXD at DC-LIN EPL transmitter side |
| Bdel | break delimiter signalled on RXD at DC-LIN EPL receiver side |
| Bdel_local | break delimiter signalled on RXD at DC-LIN EPL transmitter side |
| Berr_data_bit_local | byte field error data bit signalled on RXD at DC-LIN EPL transmitter side |
| Bfe_stop_bit | byte field frame error stop bit signalled on RXD at DC-LIN EPL receiver side |
| Bfe_stop_bit_local | byte field frame error stop bit signalled on RXD at DC-LIN EPL transmitter side |
| Bfe_del_local | break field delimiter frame error signalled on RXD at DC-LIN EPL transmitter side |
| Bfe_start_bit_local | byte field frame error start bit signalled on RXD at DC-LIN EPL transmitter side |
| br | DC-LIN EPL operating bit rate |
| Bstart_bit | byte field start bit signalled on RXD at DC-LIN EPL receiver side |
| Bstart_bit_local | byte field start bit signalled on RXD at DC-LIN EPL transmitter side |
| Bstop_bit | byte field stop bit signalled on RXD at DC-LIN EPL receiver side |
| Bstop_bit_local | byte field stop bit signalled on RXD at DC-LIN EPL transmitter side |
| CBTX | consecutive byte field transmission |
| CFmax | maximal number of carrier frequencies implemented in IUT transmit signal |
| DC | direct current |
| EPL | electrical physical layer |
| ESD | electrostatic discharge |
| fci | carrier frequency |
| FBTX | first byte field transmission |
| I | in-phase signal component |
| IUT | implementation under test |
| bit/s | bit per second |
| LIN | Local Interconnect Network |
| line-in | modulated carrier signal input pin to the EPL from the DC powerline |
| line-out | modulated carrier signal output pin from the EPL to the DC powerline |
| lt | lower tester |
| Lout_lev | line-out sampled monitoring level |
| Lout_thr_lev | line-out monitoring peak threshold level |
| Lout_err_cond | line-out monitoring error condition |
| max. | maximum |
| min. | minimum |
| Pbyte_length | nominal length of modulated byte field in tBIT |
| Pdata_bit_len | nominal length of modulated byte field data bit |
| Pdata | data bit modulation phases |
| Pdh_1 | data bit ‘1’ 1st phase shift |
| Pdh_2 | data bit ‘1’ 2nd phase shift |
| Pdh_3 | data bit ‘1’ 3rd phase shift |
| Pdl_1 | data bit ‘0’ 1st phase shift |
| Pdl_2 | data bit ‘0’ 2nd phase shift |
| Pdl_3 | data bit ‘0’ 3rd phase shift |
| Pref_consec | reference phase of consecutive byte transmission |
| Pref_first | reference phase of the first byte transmission |
| Psync_p | sync preamble modulation phases |
| Psp_1 | sync preamble 1st phase shift |
| Psp_2 | sync preamble 2nd phase shift |
| Psp_3 | sync preamble 3rd phase shift |
| Psp_4 | sync preamble 4th phase shift |
| Psp_5 | sync preamble 5th phase shift |
| Psp_6 | sync preamble 6th phase shift |
| Psp_7 | sync preamble 7th phase shift |
| Psp_8 | sync preamble 8th phase shift |
| Psp_9 | sync preamble 9th phase shift |
| Psp_10 | sync preamble 10th phase shift |
| Psp_11 | sync preamble 11th phase shift |
| Psp_12 | sync preamble 12th phase shift |
| Psp_13 | sync preamble 13th phase shift |
| Psp_14 | sync preamble 14th phase shift |
| Psp_15 | sync preamble 15th phase shift |
| Psp_16 | sync preamble 16th phase shift |
| Psp_17 | sync preamble 17th phase shift |
| Psp_18 | sync preamble 18th phase shift |
| Psync_pre_len | nominal length of modulated byte field sync preamble |
| Q | quadrature signal component |
| Rrx_mode | DC-LIN EPL RX mode |
| RXerr_cond | DC-LIN EPL RX node error condition |
| tBIT | bit time |
| tbreak_field | break field data bits ‘0’ length in tBIT |
| tl_out_mon_l | line-out monitoring active duration |
| tl_out_mon_samp | line-out monitoring sample time |
| tl_out_mon_start | start time of line-out monitoring |
| tRX_delay | delay between transmitted byte field over to the DC powerline and the receiver reconstructed byte field from the DC powerline |
| tRX_delay_local | delay between transmitted byte field on TXD and the received byte field on RXD at a DC-LIN EPL node (locally) |
| trx_proc_max | maximum process time at RX DC-LIN EPL side |
| trx_proc_min | minimum process time at RX DC-LIN EPL side |
| tSB_TX | start time of byte field sync preamble transmission on line-out |
| Ttx_mode | DC-LIN EPL TX mode |
| ttxd_min_assert | minimum TXD assert (‘0’) time without timeout event (deactivating Ttx_mode) |
| ttxd_min_recover | minimum TXD deassert (‘1’) time after timeout event (Ttx_mode remains deactivated) |
| logical inverted TXD (i.e. '0' becomes '1' and vice versa) | |
| typ. | typical |
| UT | upper tester |
| Vpp | volt peak-to-peak |
| VPWL_max | maximum rating for the DC powerline |
| φ | carrier phases |
| ∆fci | carrier frequency resolution |
| ° | degree |
Bibliography
| 1 | ISO 7498-1, Information processing systems — Open systems interconnection — Basic reference model |
| 2 | ISO/IEC 10731, Information technology — Open Systems Interconnection — Basic Reference Model — Conventions for the definition of OSI services |
| 3 | ISO 17987-2:2016, Road vehicles — Local Interconnect Network (LIN) — Part 2: Transport protocol and network layer services |
| 4 | ISO 17987-3, Road vehicles — Local Interconnect Network (LIN) — Part 3: Protocol specification |
| 5 | ISO/TR 17987-5, Road vehicles — Local Interconnect Network (LIN) — Part 5: Application programmers interface (API) |
| 6 | ISO/IEC 10731, Information technology — Open Systems Interconnection — Basic Reference Model — Conventions for the definition of OSI services |